# Device Model **Repository Path**: opendacs/cmodel ## Basic Information - **Project Name**: Device Model - **Description**: 器件模型与参数提取工具,由中国科学院微电子研究所开源的针对后摩尔时代新型器件模型与参数提取工具。 - **Primary Language**: Matlab - **License**: GPL-2.0 - **Default Branch**: master - **Homepage**: None - **GVP Project**: No ## Statistics - **Stars**: 31 - **Forks**: 13 - **Created**: 2021-09-30 - **Last Updated**: 2025-04-15 ## Categories & Tags **Categories**: hardware **Tags**: None ## README ![输入图片说明](https://images.gitee.com/uploads/images/2021/0930/232359_59e8f54d_9770970.png "logo_wdzs.png") #### 项目简介 器件模型与参数提取工具,由中国科学院微电子研究所开源的针对后摩尔时代新型器件模型与参数提取工具。 关键字:紧凑模型, TCAD, 器件模型与物理,薄膜晶体管 keywords:Compact Model, TCAD, Device Model and Physics,TFT #### 软件所用语言 1. Verilog-A语言 兼容主流的SPICE电路仿真器,Cadence、Synopsys等。 2. Matlab语言 著名的数学工具软件,提供matlab runtime 编译功能 3. 其他 随着软件的开发,根据需要会使用到python、C等。 #### 软件架构重要更新 ##### ODTFT晶体管模型第一版 -----2021年9月30日--------- ![输入图片说明](https://images.gitee.com/uploads/images/2021/0930/215038_6d9bb9a0_9770970.jpeg "项目组织结构.jpg") 1. Verilog-A 源码 ODTFT 指 "openDACS TFT compact model". 此模型在显示领域具有重要的应用前景。 2. 实验数据 我们提供了三组实验数据作为测试数据。 3. Manual (使用手册) 目前提供了中文版使用手册,内容包括参数定义、模型参数提取、自动生成VA编码及电路仿真方法。 4. Optimal Parameter Module(优化模块) 我们为初学者提供了参数提取源码,便于初学者在不熟悉VA语言、器件物理的时候也可以使用。 此模块具备三个主要功能:提取参数、打印参数与电流图、针对所提取的参数自动VA编码 请运行Matlab开源程序 : OD_TFT_v_1\Optimal Parameter Module\mian_EP_w_inputs.m ![拟合](https://images.gitee.com/uploads/images/2021/1001/095111_6f1d8008_9770970.png "图片1.png") 5. Simulator Bechmarks(仿真器测试) VA源码在Cadence中可以制作成单独器件,并且应用于像素驱动电路设计工作。关于如何使用VA源码请参考Verilog-A使用手册。 注:通过4提取的参数可以直接输入到Cadence生成的器件模型中,无需每次都利用4自动编码。 6. 编译方法 如果想把优化模块作为独立程序使用,请使用matlab的编译功能,运行:mcc -m mian_EP_w_inputs.m #### 许可证类型 GPL 2.0 License. #### 学术引用 如果对TFT实验、紧凑模型与驱动设计感兴趣欢迎参考或者引用: 10.1109/TED.2021.3054359 or 10.1109/IEDM13553.2020.9371951 #### 后续计划 短沟道、多栅效应及其他器件模型与提参数方法将会在后续版本中推出,敬请期待。